基于可逆触发器的可逆移位寄存器设计方法  

Design Method for Reversible Shift Register Based on Reversible Flip Flop

在线阅读下载全文

作  者:王友仁[1] 沈先坤 周影辉[1] 

机构地区:[1]南京航空航天大学自动化学院,南京210016

出  处:《南京航空航天大学学报》2014年第4期533-537,共5页Journal of Nanjing University of Aeronautics & Astronautics

基  金:航空科学基金(2013ZD52055)资助项目

摘  要:为了进一步提高可逆时序逻辑电路设计方法的通用性和改善可逆电路性能指标,以可逆主从D触发器为基本单元,通过将时钟信号及垃圾位信号级联再利用,提出了一种可逆串行移位寄存器优化设计方案。在此基础上,通过目标函数构造及变换构建带有移位控制的单元模块,设计了满足串行输入串/并行输出功能的n位可逆双向移位寄存器。设计结果表明,采用方法所设计的可逆移位寄存器具有较优的性能指标,且对于双向移位寄存器综合具有较好的通用性。To improve the generality of synthesis methods of reversible sequential logic circuits and circuit performance indicators,an optimized design of reversible serial shift register is presented based on master-slave D flip-flop,which constructs serial shift registers by cascading and reusing the clock signal and garbage bits.And on this basis,the objective function is constructed and transformed to build modules with shift control and design the n-bit reversible register realizing the function of bidirectional serial-in parallel-out and serial-out parallel-out.The results show that the proposed reversible serial shift register has better performances and the method has preferable generality in synthesizing bidirectional registers.

关 键 词:可逆时序逻辑电路 可逆触发器 垃圾位 可逆移位寄存器 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象