小数分频频率合成器中Σ-Δ调制器设计与实现  被引量:4

Design and Implementation of Σ-Δ Modulator in Fractional-N Frequency Synthesizer

在线阅读下载全文

作  者:晏敏[1] 徐欢[1,2] 乔树山[2] 杨红官[1] 郑乾[1] 戴荣新 程呈[1] 

机构地区:[1]湖南大学物理与微电子科学学院,湖南长沙410082 [2]中国科学院微电子研究所,北京100029

出  处:《湖南大学学报(自然科学版)》2014年第10期91-95,共5页Journal of Hunan University:Natural Sciences

基  金:湖南省科技计划资助项目(2012GK3151)

摘  要:介绍了一种应用于小数分频频率合成器的Σ-Δ调制器的设计,该调制器采用三阶级联的MASH1-1-1结构,并利用流水线技术,提高了调制器的工作频率.电路设计采用Verilog HDL硬件描述语言实现,基于QuartusⅡ工具进行测试验证,结果表明,调制器最高工作频率为240.56MHz.最终采用SMIC 0.18μm CMOS工艺,完成了电路版图设计.芯片面积为34 148.5μm2,芯片总功耗为1.284mW,与传统设计相比,面积降低了31.23%,功耗降低了46.14%.This paper presented a design and implementation study of a three-order all-digital MASHΣ-Δmodulator,which can be used in Fractional-N Frequency Synthesizer applications.To achieve the de-sired operation frequency while providing low-power dissipation and small area,the pipelining technique was utilized in the design.The circuit was described by using the Verilog hardware description language, and the operating frequency of the modulator is 240.56 MHz based on QuartusⅡ.Eventually,the SMIC 0.18μm CMOS process was adopted,and the circuit layout was completed.The chip's area is 34148.5μm2 ,and the total power of the chip is 1.28 mW.Compared with traditional design,it can result in a 31. 23% area reduction and 46.14% power reduction.

关 键 词:调制器 频率合成器 MASH1-1-1 流水线技术 CMOS 

分 类 号:TN74[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象