高速率低功耗FIR数字滤波器实现  被引量:1

Implementation of High-speed and Low-power Consumption FIR Digital Filters

在线阅读下载全文

作  者:徐红[1] 叶丰[2] 黄朝耿[3] 

机构地区:[1]浙江工业大学信息工程学院,浙江杭州310023 [2]杭州国芯科技股份有限公司,浙江杭州310012 [3]浙江财经大学信息学院,浙江杭州310018

出  处:《电视技术》2014年第23期56-59,67,共5页Video Engineering

基  金:浙江省自然科学基金项目(LQ14F030008)

摘  要:利用硬件描述语言在ASIC上对FIR数字滤波器进行了设计和综合。利用子项空间技术有效地减少了多常系数乘法中加法器的个数,并通过限制加法器深度来进一步降低高速率约束条件下的实现难度。综合结果表明,该方法可以有效降低硬件的实现面积,适用于高吞吐率低功耗的数字系统设计。In this paper, a hardware technique for implementing FIR filters on ASIC is proposed. The coefficient multipliers are realized with shiflers and adders. The subexpression space technology is adopted, which can effectively reduce the number of adders in the filter. In order to reduce the complexity of implementation, the adder depth is limited under the high rate constraints. The results of hardware synthesis show that the proposed meth- od can efficiently save area consumption, which can be used to design the high throughput digital systems.

关 键 词:FIR数字滤波器 多常数乘法 子项空间技术 加法器深度 ASIC 

分 类 号:TN713[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象