检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:殷玉喆[1] 仲博涵 阚劲松[1] 王文峰[1] 张继平[1]
机构地区:[1]工业和信息化部电子四院计量与检测中心,北京100176 [2]北京理工大学信息与电子学院,北京100081
出 处:《微波学报》2014年第3期80-83,共4页Journal of Microwaves
摘 要:在片测试系统在微波单片集成电路MMIC的设计建模及生产检验中有着必不可少的作用。由于测试参考面从矢网的同轴接口转移到微波探针,因此需要用共面波导校准片校准。设计制作了用于在片测试系统校准的陶瓷衬底的SOLT校准片,并对校准片进行了建模,提取出了1~40GHz频段内片上负载及短路件的等效电阻及寄生电感参量、直通件的延时参量。片上负载的电阻分量约为45Ω,回波损耗在1~30GHz小于-20dB;在30~40GHz小于-10dB。验证了SOLT校准片设计、制作及定标的整个工艺过程的有效性。On-wafer testing system is necessary thru the whole design/modeling and manufacture/verification process of MMIC. Coplanar waveguide calibration chip is used to calibrate the microwave probe, since the reference plane is trans- ferred from coaxial network analyzer to microwave probe. This paper designed and manufactured Al2O3 based SOLT calibra- tion substrate. The calibration chip is modeled. The load and short module's equivalent resistance and parasitic inductance in 1-40GHz has been analyzed, as well as the thru' s group delay. The load resistance is about 45Ω, return loss is below -20 dB between 1-30GHz, return loss is below -10dB between 30-40GHz. This paper demonstrates the validity of the whole SOLT calibration chip design, manufacture and calibration process.
关 键 词:在片 校准 开路短路负载直通(SOLT) 建模
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28