检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京理工大学信息与电子学院,北京100081
出 处:《北京理工大学学报》2014年第11期1181-1185,共5页Transactions of Beijing Institute of Technology
基 金:国家自然科学基金资助项目(60976025)
摘 要:为抑制Σ-△调制器量化噪声对分数频率合成器输出噪声的影响,提出一种基于多相位分数分频器的频率合成器结构.该结构可以避免毛刺并且主要电路模块不需要工作在高频,从而相应节省了功耗,同时分频器的输入可以不需要50%的占空比.通过对比发现,对于环路带宽为1MHz的宽带情况下的Σ-△分数频率合成器,多相位分频器技术可以减小频率合成器输出频谱的相位噪声达12dB.该频率合成器使用UMC 0.18μm CMOS工艺实现,仿真结果证明它可以满足DVB-H系统协议指标要求.To suppress the quantization noise from Σ-Δ modulator, this paper proposed a frequency synthesizer based on multi-phase fractional divider. This structure can avoid glitch while consuming less power because all main block working on lower frequency. 50% duty cycle input also does not needed here. Through comparing, this technique can reduce 12 dB output phase noise of a 1 MHz bandwidth Σ-Δ fractional-N frequency synthesizer. This synthesizer is implemented in UMC 0.18μm CMOS process, the post-layout simulation shows that it can meet the requirement of DVB-H system.
关 键 词:Σ-Δ调制器 分数频率合成器 量化噪声抑制技术 多相位分数分频器
分 类 号:TN453[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15