基于FPGA的DVB-S2 LDPC编码器的设计与实现  被引量:4

Design of LDPC Encoder in DVB-S2 Based on FPGA

在线阅读下载全文

作  者:王延鹏[1] 潘申富[1] 杨宏伟[2] 

机构地区:[1]中国电子科技集团公司第五十四研究所,河北石家庄050081 [2]北华航天工业学院,河北廊坊065000

出  处:《无线电工程》2015年第3期30-33,共4页Radio Engineering

基  金:国家部委基金资助项目

摘  要:低密度奇偶校验码(LDPC)由于具有极其出色的比特纠错性能而被第2代卫星数字视频广播标准(DVB-S2)所采用。为满足宽带多媒体系统高吞率的应用需求,针对DVB-S2标准提供的LDPC码字结构,提出了利用FPGA上的RAM存储单元存储校验比特的方法,校验比特计算模块采用部分并行计算结构,据此设计了基于FPGA的LDPC编码器实现方案。该方案已经在EP3C120F484I7 CycloneⅢAtera FPGA上实现,经过测试吞吐量可达2.6 Gb/s。Due to their excellent bit-error-rate performance,Low Density Parity Check( LDPC) codes have been adopted by the second Digital Video Satellite Broadcast Standard( DVB-S2). In order to meet the application requirement of broadband multimedia satellite system,this paper develops a technique using RAM storage element on FPGA chip to store the check bits of LDPC codes and a kind of encoder structure of LDPC employed by DVB-S2. The architecture explores the periodic structure of the adopted codes by performing on the flypartial-parallel computation of the parity check bits. The design has been implemented with both serial and parallel input on a EP3C120F484I7 Cyclone Ⅲ Atera FPGA. The throughput is tested in 2. 6 Gb / s successfully.

关 键 词:DVB-S2标准 LDPC编码器 宽带多媒体卫星系统 FPGA 

分 类 号:TP391.4[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象