检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国航空计算技术研究所,陕西西安710068
出 处:《计算机技术与发展》2015年第4期233-236,F0003,共5页Computer Technology and Development
基 金:国家"十二五"微电子预研基金项目(51308010601;51308010710;51308010711)
摘 要:文中介绍了符合Core Connect规范的高性能处理器局部总线在So C芯片中的应用。为了提高基于PPC架构的So C芯片性能,增加存储带宽利用率,提出一种基于PLB双总线的高速存储接口的设计。文中还描述了高速从接口和DDR3控制器的体系架构设计,并通过对DDR3控制器的数据训练和自测试等关键技术和难点的介绍,实现了高速存储系统的设计。通过仿真可知,基于该接口的So C芯片中DDR3 SDRAM的带宽利用率能提高到85%以上。通过PCB板上信号完整性分析表明,该接口应用于电路板上的走线串扰小,测试得到的眼图清晰端正,满足设计要求。It introduces the application of PLB bus in the SoC, which follows CoreConnect bus specification. In order to improve the performance of SoC based on PowerPC and increase the storage bandwidth utilization, present an efficient memory interface based on two PLB, also introduce the architecture of high speed slave interface and of DDR3 controller. Through introducing the key techniques and difficult problems of data training and self-test for DDR3 controller,implement the design of high speed memory system. According to simulation result, the bandwidth utilization ratio of this memory interface can reach to 85 %. The signal integrity analysis on PCB has presented that the placement and routing is good and the read data-eye is complete and clear.
分 类 号:TP31[自动化与计算机技术—计算机软件与理论]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.26