基于FPGA的高速数字上变频器设计  被引量:4

Design of High-Speed Digital Up-Convertor Based on FPGA

在线阅读下载全文

作  者:邢立冬[1] 

机构地区:[1]西安邮电大学电子工程学院,西安710121

出  处:《微电子学》2015年第2期157-159,168,共4页Microelectronics

基  金:国家自然科学基金重点项目(61136002);西安邮电大学青年教师科研基金项目(ZL2014-18)

摘  要:介绍了一种利用FPGA芯片设计高速数字上变频器的方法。该方法采用一种新的多相插值滤波器结构,利用Xilinx FPGA中的硬核资源DSP48,极大地提高了系统的性能;采用一种并行结构的数字控制振荡器,可产生高数据速率的上变频本振信号。与传统方案相比,利用该方法设计的数字上变频器具有更好的性能和更大的实现灵活性,其输出数字中频信号的数据率可达1GS/s。另外,利用FPGA芯片的可编程性,可根据需要下载不同的程序代码,以满足不同通信功能的要求。A new method to realize high speed digital up converter(DUC)was presented by using FPGA.This method adopted a novel implementation structure of polyphase interpolation filter and made use of the DSP48 hard cores in Xilinx FPGA to improve the system's performance.Besides,the adoption of parallel structure numerically controlled oscillator(NCO)could generate high data rate vibration signal.Compared with traditional methods,the DUC designed with this method had higher performance and better flexibility,which could generate digital IF signals with data rate up to 1GS/s.In addition,through the programmable FPGA chips,different program codes could be downloaded as needed to meet the requirements of different communication functions.

关 键 词:数字上变频器 多相插值滤波器 硬核 数字控制振荡器 

分 类 号:TN409[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象