图像二值化处理器的FPGA实现  被引量:4

The implementation of the binary processor for images based on FPGA

在线阅读下载全文

作  者:赵厉 吴艳[1] 李弓[1] 

机构地区:[1]广西科技大学电气与信息工程学院,广西柳州545006

出  处:《广西科技大学学报》2015年第2期68-72,共5页Journal of Guangxi University of Science and Technology

基  金:广西工学院博士基金项目(院科博11Z08);广西教育厅科研项目(YB2014207)资助

摘  要:基于FPGA设计了一个图像二值化处理器,此处理器共分为SRAM1读地址发生器、串并转换模块、色彩空间转换模块、SRAM2的写地址发生器、分频电路5个模块.各个模块利用VHDL进行编程,仿真结果表明所设计图像二值化处理器的正确性.One binary processor based on FPGA is designed in this paper. The processor consists of five modules:address generator for reading, serial-to-parallel module, address generator for writing, color space conversing module and frequency divider module. Every module is programmed by VHDL. The simulation results show the exactness of this design.

关 键 词:图像二值化 处理器 仿真 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象