基于FPGA的1553B总线的接口设计  被引量:4

Design of 1553B Bus Interface Based on FPGA

在线阅读下载全文

作  者:张惠宇宸 王晓曼[1] 刘鹏[2] 仵宗钦 叶琳琳[1] 张立媛[1] 

机构地区:[1]长春理工大学电子信息工程学院,长春130022 [2]长春理工大学空地激光通信技术国防重点学科实验室,长春130022

出  处:《吉林大学学报(信息科学版)》2015年第2期125-131,共7页Journal of Jilin University(Information Science Edition)

基  金:总装备部靶场测试基金资助项目(KYC-XZ-XM-2014-008)

摘  要:针对传统应用飞机内部时分指令/响应型多路串行数据总线(MIL-STD-1553B:Military Standard 1553 Bus)需要大量外围芯片的问题,在研究MIL-STD-1553总线协议的基础上,实现一种以现场可编程逻辑器件(FPGA:Field Programmable Gate Array)为核心的1553B接口模块。综合分析了FPGA控制1553B总线的原理和过程,给出了FPGA控制通用串行总线(USB:Universal Serial Bus)的实现方法。采用变压器耦合的方式,通过HI-1567转换器,将信号送入FPGA中,利用FPGA内部丰富的逻辑资源完成对总线数据的采集、编解码以及与PC(Personal Computer)机的通信,并将FPGA接收到的数据信息显示在PC机上。实验结果表明,该设计方案完成了总线数据的发送和接收,实现了总线数据的正确传输,不但减少了大量的外围电路,而且提高了系统的可靠性和实时性。Traditional application MIL-STD-1553B (Military Standard 1553 Bus) data bus requires many peripheral chips. Based on the study of MIL-STD-1553 bus protocol, 1553B interface module and FPGA (Field Programmable Gate Array) are designed. I use transformer coupling, through HI-1567 converter, send the signal to the FPGA. And I use abundant logic resources in FPGA to complete the bus data gathering, encoding, decoding and communicate with the PC. And I comprehensively analyze the principles and processes of FPGA control 1553B bus. Then, I give specific method of FPGA control USB interface. Finally, FPGA received data is displayed on the PC. The experiment results show that the plan using FPGA to realize 1553B bus interface, reduces a lot of peripheral circuits, improves the reliability and real-time performance of the system, completes the bus data sending and receiving, achieves a lossless data transfer.

关 键 词:总线通信协议 现场可编程逻辑器件 编解码 通用串行总线接口 

分 类 号:TN919.71[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象