宽带低相噪频率综合器设计与实现  被引量:4

Design and Implementation of Wide-band Low Phase Noise Frequency Synthesizers

在线阅读下载全文

作  者:李昂[1,1] 于萌[1] 朱康生[1] 

机构地区:[1]西安电子工程研究所专业3部,陕西西安710100

出  处:《电子科技》2015年第7期54-55,59,共3页Electronic Science and Technology

摘  要:为满足某雷达信号设计要求,文中基于国产小数锁相环芯片GM4704产生7.12-9.12 GHz的信号,采用传统的PLL方式产生,低相位噪声、低杂散的频率综合器。同时,给出了设计过程并对相关的设计参数进行分析,应用相关的PLL仿真软件对环路滤波器进行仿真设计,通过实际电路测试,相位噪声达到-97 d Bc/Hz@1 k Hz与理论计算较接近,杂散达到-70 d B。In order to meet the design requirement of the radar signal,this article describe a frequency synthesizer based on the decimal phase locked loop chip GM4704 made in China. The conventional PLL technique is adopted to generate low phase noise signal from 7. 12 to 9. 12 GHz. The design process and the related design parameters are given. Also we use the PLL simulation to design the loop band filter. Circuit tests show that the phase noise can reach to- 97 d Bc / Hz@ 1 k Hz,which is close to the theoretical value; the spurious can reach- 71 d B.

关 键 词:频率合成器 宽带 低相噪 PLL GM4704 

分 类 号:TN74[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象