反馈式数字AGC的FPGA优化实现  被引量:3

Design and FPGA Implementation of Digital Feed- Back AGC

在线阅读下载全文

作  者:沈同平[1] 谷宗运[1] 方芳[1] 俞磊[1] 

机构地区:[1]安徽中医药大学医药信息工程学院,安徽合肥230011

出  处:《安庆师范学院学报(自然科学版)》2015年第3期68-70,共3页Journal of Anqing Teachers College(Natural Science Edition)

基  金:安徽中医药大学人文社科项目(2013rw002);安徽中医药大学青年项目(2012qn006)

摘  要:新的全数字式反馈自动增益控制(AGC)算法,采用硬件描述语言VHDL进行FPGA实现,MODELSIM仿真测试实验结果表明,该新方案实现简单、速度快,具有更小的资源占用、更快的收敛速度,有效地解决了无线通信系统中各种因素(距离、信道衰减、电磁干扰等)所造成的数字信号传输问题,具有良好的工业应用前景。A new all - digital feedback AGC (AGC) algorithm is proposed by using hardware description language VHDL for FPGA implementation of the above AGC algorithm, and the algorithm MODELSIM simulation tests. Simulation results show that the scheme is simple, fast, and it has a smaller footprint, faster convergence. The plan can solve the wireless communication sys- tem various factors (distance, channel attenuation, electromagnetic interference, etc. ), and with good prospects for industrial ap- plications.

关 键 词:全数字式 反馈式自动增益控制 标准硬件描述语言 现场可编程门阵列 

分 类 号:TN911.72[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象