基于FPGA的64kb/s时隙业务全交叉矩阵的设计  

Design of 64kb/s time-slot full crossover matrix based on FPGA

在线阅读下载全文

作  者:韦海峰[1] 刘朴[1] 刘甲春[2] 

机构地区:[1]中国电子科技集团公司第三十四研究所 [2]中国人民解放军61416部队

出  处:《光通信技术》2015年第9期44-47,共4页Optical Communication Technology

摘  要:利用FPGA构建64kb/s时隙业务全数字交叉的方法模拟现有时隙交叉芯片的功能,通过设置与外部CPU通信接口使交叉配置更加灵活。采用数据缓冲存储和乒乓操作的方法保证数据的无缝交叉,基于数据位的交换方式使交叉操作更简便,模块化的设计便于扩展。经过硬件电路的实测,验证了设计后数据交叉的正确性。The paper uses FPGA to build the 64kb/s time slot business all digital cross method to simulate the function of the existing time slot cross chip, through setting up with the external CPU communication inter- face to make cross configuration more flexible. It uses the method of data buffer storage and ping pong opera- tion to ensure the seamless data, and the exchange of data is more convenient and easy to operate. After the measurement of the hardware circuit, the correctness of the design is verified.

关 键 词:64kb/s时隙 交叉矩阵 乒乓操作 FPGA 

分 类 号:TN929.11[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象