检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]成都信息工程大学通信工程学院,成都610225
出 处:《现代雷达》2015年第9期71-74,共4页Modern Radar
基 金:四川省教育厅重点项目(13ZA0087);四川省科技支撑项目(2014FZ0050)
摘 要:采用直接数字频率合成激励锁相环方案,基于现场可编程门阵列串行高速控制方式,设计并实现了一种低杂散、低相位噪声的C波段雷达跳频频率源。通过对有源环路滤波器参数和印制电路板的优化设计,使相位噪声和杂散等关键指标得到了极大改善。对系统设计方案、m序列发生器、跳频时间和相位噪声模型做了详细的理论分析和估算。测试结果表明:在7.5 GHz处,相位噪声≤-100 dBc/Hz@100 kHz,杂散电平≤-65 dBc,跳频时间≤10μs,输出功率>10 dBm,实测结果满足产品的设计指标要求。Based on a FPGA unit which is used to control high-speed serial mode, a C-band frequency hopping source is implemen- ted with direct digital synthesis and phase-locked loop technology. It has some advantages such as low spurs, low phase noise, and fast hopping time. The performances of phase noise and spurs are improved by optimizing printed circuit board and the active loop filter parameters. The scheme design, m sequence generator, hopping time and phase noise module are analyzed in detail. The testing results show that phase noise is than -100 dBc/Hz @100 kHz offset frequency, spurious output is no more than -65 dBc, hopping time is no more than 10 us, and output power is greater than 10 dBm at 7.5 GHz. The experimental results meet the requirements of product design index.
关 键 词:直接数字频率合成 现场可编程门阵列 M序列 相位噪声 跳频
分 类 号:TN958[电子电信—信号与信息处理]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.38