GMR-1 3G中LDPC高速编码器的设计与实现  

Design and Implementation of LDPC Code High Speed Encoder in the GMR-1 3G

在线阅读下载全文

作  者:郑建宏[1] 祝遵坤 

机构地区:[1]重庆邮电大学通信与信息工程学院,重庆400065

出  处:《信息通信》2015年第9期80-81,共2页Information & Communications

摘  要:针对GMR-1 3G标准中的LDPC码,设计实现了一种多码长、多码率的编码器,采用并行处理的方式,降低了编码的时延,提高了编码的速率。使用Quartus II工具进行功能仿真,验证了编码的正确性和有效性。According to the LDPC encoder ofGMR- 130 standard, a new design scheme for the common LDPC encoder of mul- ti-rate, multi-length based on FPGA is proposed. This encoder has realized universal LDPC code encoder, reduced the delay of encoding and improved the efficiency of encoder by using parallel structure. The software of Quartus II is used to do the synthesis simulation.Through simulation and experiment, the correctness and validity of this encoder are testified.

关 键 词:GMR-1 3G标准 LDPC 编码器 FPGA 

分 类 号:TN762[电子电信—电路与系统] TN791

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象