检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:史永胜[1] 高丹阳[2] 李晓明[2] 胡双[2]
机构地区:[1]陕西科技大学理学院,陕西西安710021 [2]陕西科技大学电气与信息工程学院,陕西西安710021
出 处:《陕西科技大学学报(自然科学版)》2015年第6期152-157,共6页Journal of Shaanxi University of Science & Technology
基 金:陕西省教育厅专项科研计划项目(12JK0494);陕西科技大学博士科研启动基金项目(BJ08-07)
摘 要:针对传统模拟电源在轻载时损耗较大、效率较低的缺陷,提出了一种基于DSP的PI控制的数字电源设计方法.通过对谐振变换器工作原理、Burst模式工作原理和增益特性曲线等的分析,设置了最佳死区时间,提出了数字控制的Burst模式控制策略,可有效改变轻载模式下的开关频率,从而使得谐振变换器在轻载时也能够实现ZVS ,并减少了变换器关断和传输损耗.实验结果表明:设置合理死区时间的变换器在小于5%额定负载时,其效率能达到87%以上;在5%~20%额定负载时,能够保持93%及以上的效率.Burst控制策略下谐振变换器的有效性和可行性通过仿真和样机实验得到了验证.To solve the disadvantages of traditional anlog power supply loss and less efficient , the scheme of digital PI control based on the DSP is proposed .A new Burst‐mode control strategy based on digital control is proposed and adjustable dead time is settled by the princi‐ple of LLC resonant converter and Burst‐mode and the analysis of gain curves ,which can im‐prove the switching frequency at light load condition ,ZVS can be achieved ,meanw hile ,the converter switching and transmission loss is reduced ,and the light load efficiency is im‐proved .The resuls show that set the reasonable dead time under 5% load condition ,the effi‐ciency reaches 87 percent ,and in 5% ~20% load condition ,the efficiency is higher than 93 percent .The performance of Burst‐mode control scheme of LLC converter is verified by sim‐ulation and experimental results .
关 键 词:LLC半桥谐振变换器 轻载效率 死区时间 数字信号处理器(DSP)
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117