DRAM+FPGA异构SiP器件突破带宽瓶颈  被引量:1

在线阅读下载全文

出  处:《今日电子》2016年第1期23-23,共1页Electronic Products

摘  要:在高性能计算等应用领域,FPGA器件的复杂程度越来越高,已经进入16核、500多万逻辑单元的级别,DSP也可以达到10TFLOPS的性能,但是,在实现高性能计算的路途上仍存在一个瓶颈,这就是数据的传输速率,虽然处理单元的性能和速度足够强大,但如果数据从存储器到处理单元的传输速度跟不上,运算性能也会大打折扣。

关 键 词:FPGA器件 带宽瓶颈 SIP 性能计算 异构 逻辑单元 传输速度 传输速率 

分 类 号:TN915.04[电子电信—通信与信息系统;电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象