双通道高速数据采集端的硬件电路设计  

在线阅读下载全文

作  者:黄秀珍[1] 储萍[1] 

机构地区:[1]浙江理工大学科技与艺术学院,浙江杭州311121

出  处:《科技资讯》2015年第23期1-2,共2页Science & Technology Information

基  金:浙江理工大学科技与艺术学院科研项目(KY2013003)<基于FPGA的高速数据采集系统的设计与实现>;浙江理工大学科研项目(KY2013002)<基于波形特征的LED驱动电源磁性元件电参数测量关键技术研究>

摘  要:在数据采集理论的基础上,提出系统整体硬件设计方案。采用12位双通道的A/D电路设计,选用的高速A/D芯片是AD9226,理论值上最高采样率可达到65 MSPS。12位双通道A/D板通过40个扩展口与FPGA系统进行相连接。经过测试,能够实现50M高速采集的功能。

关 键 词:高速数据采集 硬件设计 

分 类 号:TN79[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象