基于自给时钟的高精度Sigma-Delta ADC设计  被引量:2

Design of Self-Timed High Precision Sigma-Delta ADC

在线阅读下载全文

作  者:杨柳[1] 姚素英[1] 曾新吉 高静[1] 

机构地区:[1]天津大学电子信息工程学院,天津300072

出  处:《南开大学学报(自然科学版)》2016年第1期35-41,共7页Acta Scientiarum Naturalium Universitatis Nankaiensis

基  金:天津市应用基础与前沿技术研究计划(13JCQNJC00600)

摘  要:为了在电源管理芯片中完成高精度、低功耗的模数转换,提出了1种自给时钟的增量型Sigma-Delta模数转换器(ADC).该ADC由2阶Sigma-Delta调制器结构组成,使用基于过零检测的开关电容积分器代替了基于运算放大器的开关电容积分器,又通过2阶积分器电路的相互触发产生自给时钟,从而无需外部提供时序信号.该ADC使用0.5μm CMOS工艺,在运行500个周期时可以获得的信号噪声失真比(SNDR)为90.06 d B,有效精度为14.66位,转换时间小于330μs,在5 V供电下功耗为0.317 m W.在保持Sigma-Delta ADC较高精度的同时,通过采用基于零点检测的电路减少了所需的外围电路,从而节省了面积.In order to accomplish analog to digital conversion with high-precision and low-power consumption in battery management chip, a self-timed second-order incremental ADC is proposed. This ADC consists of zero-crossing detection based switched capacitor integrators instead of operational amplifier based integrators. It uses a clock-free second-order Sigma-Delta modulator structure, in which the two integrators trigger each other. While maintaining high accuracy, the Sigma-Delta ADC has reduced power consumption and conversion time by using zero- based detection circuit. The ADC is fabricated in 0.5 μm CMOS and has a conversion time less than 330 μs with oversampling ratio of 500. It consumes 0.317 m W from a 5 V supply.

关 键 词:SIGMA-DELTA模数转换器 自给时钟 过零检测 电源管理 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象