高速串行数据传输链路中固定延时设计  

Design of Fixed-Latency for High-Speed Serial Data Links

在线阅读下载全文

作  者:邓彬伟[1,2] 刘天宽 

机构地区:[1]湖北理工学院电气与电子信息工程学院,湖北黄石435003 [2]南卫理公会大学物理系,美国得克萨斯州达拉斯75275

出  处:《测控技术》2016年第2期44-47,共4页Measurement & Control Technology

基  金:湖北省自然科学基金(2014CFC1093)

摘  要:在高能物理实验中,由于需要预测数据传输时间,触发器和高速数据传输系统需要具有固定延时的串行链路。然而,当前嵌入在最新一代可编程逻辑门阵列(FPGA)中的高速收发器通常是不带固定延时能力的。给出了基于LOCic编解码器的固定延时传输设计。讨论了LOCic解码器中帧头位置鉴别寄存器与数据串行传输相位延时间的关系。实验和测试结果表明给出的固定延时设计简单,可靠可行。In high energy physics(HEP) experiments,the trigger and data acquisition system requiring a predictable data transfer timing need the fixed-latency serial links.However,at present,the high-speed transceivers embedded in the latest generation FPGAs are typically designed for applications without fixed latency.The scheme of the serial link with fixed latency based on LOCic encoder and decoder is proposed.The relation between the frame header position identification register value in the LOCic decoder and latency phase is also discussed.Experimental and test results show that the fixed latency of the link is stabile and valid.

关 键 词:高速串行链路 LOCic 固定延时 FPGA 

分 类 号:TP206.1[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象