用于新型塑料闪烁体阵列探测器的多通道前端读出电子学设计  被引量:3

Design of Multi-channel Front-end Readout Electronics Applied for New Plastic Scintillator Array Detector

在线阅读下载全文

作  者:赵红赟[1,2] 孔洁[1] 杨海波[1,2] 张惊蛰[1,2] 高山山[1,3] 苏弘[1] 孙志宇[1] 余玉洪[1] 杨振雷[1,2] 王晓辉[1,2] 

机构地区:[1]中国科学院近代物理研究所,甘肃兰州730000 [2]中国科学院大学,北京100049 [3]中国科学技术大学,安徽合肥230026

出  处:《原子能科学技术》2016年第3期545-552,共8页Atomic Energy Science and Technology

基  金:中国科学院战略性先导科技专项资助项目(XDA04040202-3)

摘  要:介绍一种用于新型塑料闪烁体阵列探测器系统的前端读出电子学(FEE)的设计与实现,该前端读出电子学主要基于电荷测量专用的集成电路(ASIC)芯片和现场可编程逻辑门阵列(FPGA)研制,可实现对多路探测器信号的采集、处理、筛选、打包,并通过LVDS差分接口上传到后端的数据获取系统(DAQ)。同时,该电路设有板载线性标定电路,可实现对各通道电子学性能刻度,设有电源电流、关键芯片及电路温度实时监控等电路,使电路具有较完善的功能和较强的自我保护能力。The circuit and control logic design for new front-end readout electronics(FEE),which was based on a kind of ASIC chip and field-programmable gate array(FPGA),was described in this paper.The FEE was mainly applied in a new plastic scintillator array detector and it can sample,process and filtrate the 360 channels of analog signals from the new plastic scintillator array detector,then package and upload data from the detector to the data acquisition system(DAQ)through the LVDS differential interface.Meanwhile,with the circuits of linearity calibration for each channel,monito-ring current of power supply,temperature of key devices and FPGA's status parameters,the FEE has a set of useful functions and strong ability of self-protection.

关 键 词:前端读出电子学 ASIC FPGA 塑料闪烁体阵列探测器 

分 类 号:TL82[核科学技术—核技术及应用]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象