可变带宽数字下变频的设计与FPGA实现  被引量:13

Design and implementation of digital down conversion with variable bandwidth based on FPGA

在线阅读下载全文

作  者:李飞[1] 冯晓东[1] 李华会[1] 

机构地区:[1]重庆邮电大学通信与信息工程学院,重庆400065

出  处:《电子技术应用》2016年第4期35-38,共4页Application of Electronic Technique

摘  要:分析了数字下变频的结构和原理,提出了一种适用于多种带宽信号的数字下变频方案,并对其中的混频模块和抽取滤波模块进行了详细设计和介绍,最后结合Matlab和FPGA开发平台,分别对不同带宽信号的下变频功能进行了仿真和验证,结果表明方案是可行的。A design of DDC with variable bandwidth is proposed after researching the structure of traditional DDC, the mixer and decimation filters are mainly analyzed. Finally, a simulation of different signals based on Matlab and FPGA is given, the results in-dicate that this DDC architecture is correct and feasible.

关 键 词:数字下变频 抽取滤波器 可变带宽 现场可编程门阵列 

分 类 号:TN925[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象