检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:刘锴[1] 韩进[1] LIU Kai,HAN Jin(Shandong University of Science and Technology,Qingdao 266510,China)
机构地区:[1]山东科技大学
出 处:《电脑知识与技术(过刊)》2010年第29期8238-8240,共3页Computer Knowledge and Technology
摘 要:目前H.264/AVC采用的分数运动估计算法是先进行1/2像素插值,再进行1/4像素插值,这样会造成存储访问量增大,因此对此进行改进,提出了一种新的用于H.264分数运动估计的VLSI结构,改进分数运动估计的迭代顺序为1/2像素插值和1/4像素插值同时进行,设计出一种具有更高并行性的VLSI结构。在0.18umCMOS工艺下作了逻辑综合和仿真,相比于现有结构,这种结构能够提高系统的数据吞吐率和处理能力,降低存储访问带宽需求和系统的整体功耗。Currently,the algorithm which H.264/AVC fractional motion estimation uses is first 1/2-pixel interpolation,and then 1/4-pixel interpolation.This results in increasing memory access store.So this paper changes this case,raise a new H.264 fractional motion estimation for VLSI architecture.Change loop order of fractional motion estimation to 1/2-pixel and 1/4-pixel interpolation at the same time,and designs a higher parallel VLSI architecture to implement fractional motion estimation.Made under the 0.18um CMOS process logic synthesis and simulation,compared with the existing architecture,this architecture can improve data throughput and processing power,reduce memory access requirements and overall system power consumption.
关 键 词:H.264/AVC 分数运动估计 像素插值 并行性 VLSI结构
分 类 号:TN919.81[电子电信—通信与信息系统;电子电信—信息与通信工程]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.224.70.193