检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西南交通大学电气工程学院,四川省成都市610031
出 处:《中国电机工程学报》2016年第10期2753-2761,共9页Proceedings of the CSEE
基 金:国家自然科学基金项目(51207131;51277153;51577160);国家自然基金高铁联合基金项目(U1134205;U1434203)~~
摘 要:针对三相级联H桥变换器,该文对其工作原理进行详细分析,将每一级三相H桥等效为三相三电平变换器,给出了一种扩展性较强且计算复杂度较低的简化空间矢量脉宽调制(space vector pulse width modulation,SVPWM)算法。该算法将多电平SVPWM简化为三电平SVPWM,进一步利用三电平空间电压矢量图的几何对称性,将三电平空间矢量的计算集中在一个扇区内完成。根据该简化算法,该文在单片现场可编程门阵列(FPGA)上实现三相五电平与七电平空间矢量脉宽调制。实验结果验证了该算法的正确性与可行性。A novel simplified multilevel space vector pulse-width modulation(SVPWM) algorithm with strong scalability and low computational complexity was presented after analyzing the operation principle of three-phase cascaded H-bridge converters and considering each stage of the threephase cascaded H-bridge converter as a three-phase three-level converter.The presented algorithm simplifies multilevel SVPWM to three-level SVPWM and completes the computation of three-level SVPWM in one sector because of the geometrical symmetry of six sectors.This paper realized the three phase five-level and seven-level SVPWM on a single field programmable gate array(FPGA).Experimental results are given to verify correctness and feasibility of the presented algorithm.
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.191.17.175