Mentor增强7nm工艺初期设计开发  

在线阅读下载全文

出  处:《中国集成电路》2016年第5期14-14,共1页China lntegrated Circuit

摘  要:Mentor Graphics藉由完成台积电(TSMC)10nmFinFETVl.0认证,进一步增强和优化Calibre平台和AnalogFastSPICE(AFS)平台。除此之外,Calibre和AnalogFastSPICE平台已可应用在基于TSMC7nmFinFET工艺最新设计规则手册(DRM)和SPICE模型的初期设计开发和IP设计。

关 键 词:IP设计 开发 工艺 GRAPHICS SPICE模型 设计规则 台积电 平台 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象