检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国电子科技集团公司第三十八研究所,安徽合肥230088
出 处:《电子技术(上海)》2016年第5期69-71,68,共4页Electronic Technology
摘 要:为满足当前雷达对宽带信号高速数据采集的需求,根据当前JESD204高速串行协议应用日益广泛的趋势,设计了一种基于高速JESD204的ADC器件、大容量FPGA为核心的四通道中频数字接收机。ADC器件实现中频信号的高速采样,FPGA主要完成JESD204协议解析和数字下变频处理。协议解析采用代码而不是FPGA的IP核实现,适用于各种FPGA和不同的JESD204协议参数。该数字接收机实现了四通道320MSPS的高速数据采集与传输,测试结果满足系统要求,电路实现简单,应用灵活。To meet the requirement of high-speed data sampling in wideband radar, based on the trend of JESD204 protocol development and implementation in high-speed system, the circuit design of four-channel IF digital receiver is illustrated specifically with 320MSPS sampling rate, which based on JESD204 high speed serial output ADC and high-capacitance FPGA. High-speed ADC device is used to sample the IF signal, and FPGA is used to serial data processing and DDC. The JESD204 protocol is realized base on verilog code instead of FPGA IP, which is suitable for different FPGA and protocol parameters. Experiment results show that the system requirement is satisfied, and the realization if the circuit is simple and easy to be used.
分 类 号:TN85[电子电信—信息与通信工程]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.43