检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《宜春学院学报》2016年第6期41-44,共4页Journal of Yichun University
基 金:安徽省科技厅自然科学基金面上项目(1308085MF97);安徽省教育厅自然科学研究重大项目(KJ2015ZD44);皖西学院青年项目(WXZR201601)
摘 要:本文在线阵CCD时序分析的基础上,以FPGA为主控芯片,利用Verilog硬件描述语言,设计了线阵CCD驱动电路和ADC接口时序逻辑控制电路,实现了以10帧/秒的速率采集3648个像素点,并将数据通过USB2.0接口上传至上位机保存、显示等功能,可为类似需求的CCD数据采集系统提供一种可供借鉴的技术参考。Based on the line array CCD timing analysis,a linear CCD driving circuit and ADC interface timing logic control circuit are designed by using FPGA based control chip and verilog hardware description language,collection of 3648 pixel at a rate of 10 frames per second is accomplished and data through USB2. 0 interface can be uploaded to the PC for saving,displaying and others,this paper provides a technical reference for CCD data acquisition system with similar requirement.
分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.57