检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《黑龙江大学自然科学学报》2016年第3期416-420,共5页Journal of Natural Science of Heilongjiang University
基 金:教育部高等学校博士学科专项科研基金联合资助项目(20132301110005);黑龙江大学实验室开放基金项目(14K002)
摘 要:针对已有鉴频鉴相器电路鉴相范围小、死区大的缺点,设计了一种应用于锁相环中的鉴频鉴相器。采用0.25μm的互补金属氧化物半导体(CMOS)工艺,利用Tanner EDA软件设计了一款以逻辑门电路实现的D触发器为单元电路的鉴频鉴相器,并利用T-spice进行了仿真。仿真结果表明,该鉴频鉴相器消除了鉴相死区,鉴相范围为(-1.958π,+1.958π),最大工作频率为238MHz,可实现鉴频鉴相功能。A phase-frequency detector is designed for the CMOS phase-locked loop circuit in order to overcome the problem of small range and large dead zone existing in the phase-frequency detector (PFD) circuits. The PFD is composed by D Flip-Flop unit circuit based on logic gates using Tanner EDA and 0.25 μm complementary metal-oxide-semiconductor (CMOS) transistor technology. Simulations are per- formed by T-spice software. The results show that the PFD proposed will eliminate the dead-zone with the phase ranges as ( - 1. 958π, + 1. 958π) and the maximum operating frequency as 238 MHz.
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.46