基于FPGA的高速多路LVDS差分总线组传输技术  被引量:2

High speed multi-LVDS differential BUS transmission technique based on FPGA

在线阅读下载全文

作  者:龚华达[1] 戴跃[2] 张小辉[1] 覃勇[1] 

机构地区:[1]中国电子科技集团公司第三十四研究所,广西桂林541004 [2]中国电子科技集团公司第三十六研究所,浙江嘉兴314033

出  处:《光通信技术》2016年第7期16-18,共3页Optical Communication Technology

摘  要:提出了一种使用FPGA的LVDS总线进行背板传输的方法,介绍了系统中各组成模块的设计实现方法,包括LVDS总线数据收发模块、数据编解码模块、数据校验模块和延时调整模块。This paper explores a way to realize backplane transmission with LVDS bus of FPGA, introduces the design and implementation of system components, includes LVDS bus send and receive data model, data coding and decoding model, data validation and time delay adjustment model.

关 键 词:LVDS FPGA 背板总线 光通信系统 

分 类 号:TN274[电子电信—物理电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象