ARINC659总线接口的命令表加速器研究与设计  

Research and design for command table accelerator of ARINC659 bus interface

在线阅读下载全文

作  者:李栋[1] 张伟[1] 闫鑫[1] 任敏华[1] 

机构地区:[1]中国电子科技集团公司第三十二研究所,上海200233

出  处:《信息技术》2016年第8期188-192,196,共6页Information Technology

摘  要:ARINC 659底板总线是一种具有总线传输时间确定性和半双工传输特性的线性多点串行数据总线,它采用表驱动协议(TDP),无总线冲突和访问时延,具有高可靠性、高冗余度、高容错性等特点。文中首先提出ARINC659总线接口的系统框架,重点针对659总线接口内部的命令表加速器这一关键部件进行了研究设计,提出了一种专用流水线的设计方法,并最终通过仿真验证。ARINC659 is a linear,multi-drop,serial data bus,which has the characteristics of bus transmission time certainty and half duplex transmission. Driven by command table,ARINC659 bus has no bus conflict and access delay. ARINC659 bus is a highly reliabe backplane data bus which has the features of high fault tolerance,high redundancy. From the beginning of this paper,it puts forward the system framework of ARINC659 bus interface,then analyzes and implements command table accelerator which is a key component in ARINC659 bus interface,and addresses one kind of pipeline methodology which is used in the accelerator design. Finally,the HDL simulation and verification is passed under virtual enviroment.

关 键 词:ARINC659 背板数据总线 命令表 表驱动协议 流水线 

分 类 号:TP39[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象