时间测量电路系统的设计  被引量:1

Time Measurement Circuit System Design

在线阅读下载全文

作  者:赵恩[1] 赵建军[1] 高霞芳 唐海峰[1] 方钊[1] 

机构地区:[1]昆明理工大学理学院,云南昆明650500

出  处:《新技术新工艺》2016年第9期11-13,共3页New Technology & New Process

基  金:国家自然科学基金青年科学基金资助项目(11103069)

摘  要:研究设计了一种基于FPGA(Field Programmable Gate Array)技术设计的时间数字转换电路,其具有将多通道时间信号转化为数字信号,数据缓存处理,以及多通道数据组合输出的功能。采用FPGA技术,利用Xilinx公司Virtex II Pro系列芯片XC2VP30-FF896,采用粗时间和细时间相结合的计数计算方法设计时间数字转换电路模块。采用状态机设计的方法,利用FIFO管道实现准确有效地传输数据,解决了多通道传输所带来的数据重复的问题。该时间测量电路系统的设计具有精度高、成本低和应用领域广泛等特点。Study and design a time measurement circuit based on FPGA (Field Programmable Gate Array) technology, its function includes., and use a multi-channel time signal can be converted to digital signals, data cache handling, and the combination of multi-channel data output. Use FPGA technology with Xilinx company Virtex II Pro series chips XC2VP30- FF896, and use coarse time and fine time of phase counting method to calculate the TDC module design. The transmission methods use state machine design method with FIFO pipe to realize the accurate and effective data transmission, solve the multi-channel transmission data brought by the repeated problems. The time measurement circuit system design is with high precision, low cost, application field widely and so on.

关 键 词:时间数字转换电路 通信协议 先进先出 状态机 

分 类 号:TN06[电子电信—物理电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象