基于FPGA的同步计数器的优化结构分析  被引量:3

Optimization Structure Analysis of Synchronous Counter Based on FPGA

在线阅读下载全文

作  者:钟强[1] 刘鹏飞[1] 刘宝军[1] 胡宗进[1] 秦绪栋[1] 

机构地区:[1]烟台大学,烟台264005

出  处:《单片机与嵌入式系统应用》2016年第10期20-22,30,共4页Microcontrollers & Embedded Systems

基  金:烟台大学研究生科技创新基金(基金编号:YDYB1615)

摘  要:在数字信号处理中,同步计数器是一种非常重要的器件,在很多场所会用到。在基于现场可编程门阵列(FPGA)器件的开发过程中,人们往往不会注意所用到的同步计数器内部的具体设计。本文从资源利用率和速率两个方面,对FPGA开发综合工具自动综合出来的同步计数器进行分析,并且提出一种结构优化的同步计数器,并将两种同步计数器进行对比,得出了两者的优缺点及适用的场合。In the digital signal processing, the synchronous counter is a very important device,it is used in many fields. In the development of FPGA, the inside specific design of the synchronous counter is not paid attention to. In this paper, the synchronous counter of the auto- matic synthesis of FPGA development tools is analyzed in two aspects of the resource utilization and the rate,and a kind of synchronous counter with optimized structure is proposed. Finally, the two kinds of synchronous counter are compared, and the advantages and disad- vantages are obtained.

关 键 词:同步计数器 FPGA 资源利用率 速率 

分 类 号:TN911.72[电子电信—通信与信息系统] TN791[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象