基于VHDL的FIR低通数字滤波器设计与仿真  

在线阅读下载全文

作  者:王建彬[1] 李响[1] 何东钢[1] 

机构地区:[1]大连海洋大学信息工程学院,辽宁大连116023

出  处:《数字技术与应用》2016年第9期195-196,共2页Digital Technology & Application

摘  要:以FIR数字滤波器的基本理论为依据,程序设计部分设计滤波器电路中的寄存器(延时器)、第一级加法器、乘法器、第二级加减法器、输出等多个单元器件模块。采用模块化的自顶向下的设计思想,对各个功能模块采用VHDL语言的描述方法,VHDL程序设计代码在Quartus II的集成开发环境下使用,并且利用其内部的仿真器对设计进行了仿真和验证。

关 键 词:FIR 数字滤波器 VHDL语言 Quartus 

分 类 号:TN713.7[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象