基于FPGA的FIR低通滤波器设计与实现  

在线阅读下载全文

作  者:叶敏[1] 孙国强[1] 张淑玲[2] 

机构地区:[1]上海理工大学光电信息与计算机工程学院,上海200093 [2]湖北经济学院信息工程学院,湖北武汉430205

出  处:《软件导刊》2016年第10期56-58,共3页Software Guide

摘  要:采用CycloneⅣEP4CE115F29C7型号的FPGA芯片,选用分布式算法,实现了一个40阶的FIR低通滤波器。通过Verilog HDL编程语言在Quartus II的开发环境中实现FIR滤波器的各模块仿真验证,并加入A/D芯片AD9214BRS-80和D/A芯片AD5440YRUZ进行硬件测试。结果表明,该滤波器输出波形稳定,波形衰减达到实验要求。

关 键 词:FIR低通滤波器 FPGA 分布式算法 

分 类 号:TP319[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象