检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:田毅[1] 范毓洋 李哲玮[1] 刘万和[1] 薛茜男[1]
机构地区:[1]中国民航大学天津市民用航空器适航与维修重点实验室,天津300300
出 处:《微电子学与计算机》2016年第10期46-49,共4页Microelectronics & Computer
基 金:国家自然科学基金委员会与中国民用航空局联合资助项目(U1333120);天津市自然科学基金联合资助项目(15JCQNJC42800);民航科技创新引导资金重大专项项目(MHRD20140103);中央高校基本科研业务费项目(3122014C025)
摘 要:由于FPGA在高安全领域应用中需对跨时钟域电路可靠性(MTBF)进行评估,而亚稳态参数τ值是影响跨时钟域电路MTBF的关键参数.本文提出一种步进式测量FPGA器件亚稳态参数τ值的方法;然后以FPGA内部的数字时间管理模块为基础设计测试电路.通过对典型FPGA芯片进行实验,结果分析表明采用该方法能够有效测试出FPGA亚稳态参数τ和T_w值,且操作简便快捷.Due to the FPGA necessary to evaluate the reliability of clock domain circuit in safe-critical applications. Metastable parameter τ is a key parameter to influence the clock domain circuit's MTBF value. This paper first put forward a step-down method to measure the FPGA device's metastable parameters τ. Then design the test circuit which use the internal FPGA digital time management module. The experiment result which based on the typical FPGA chip shows that the step-down method can effectively test the FPGA metastable parameterτ and Tw, and is easy and convenient to operation.
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.88