检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:王平安[1] 吴卫[1] 于志伟[1] 陈文攀[1]
机构地区:[1]中国船舶重工集团公司第七二四研究所,南京211153
出 处:《雷达与对抗》2016年第2期38-42,共5页Radar & ECM
摘 要:针对宽带高速数据传输需求,提出了一种利用FPGA内部Select IO资源实现SERDES高速传输的解决方法。通过对OSERDES和ISERDES原语的使用来实现对数据的并串转换和串并转换。在实际工程应用中实现了对32个通路、每路400 Mb/s的稳定传输,验证了系统的有效性与可靠性,满足了项目需求。该设计易于移植,对于高速、多路数据传输系统的设计具有一定参考意义。According to the demand of high-speed wideband data transmission, a solution to the re- alization of the SERDES-based high-speed transmission is proposed making use of the SelectlO re- sources in the FPGA. The parallel and serial data conversion is realized through the OSERDES and ISERDES primitives. In the practical engineering application, 32-channel data transmission is sta- ble, with the speed of 400 Mb/s per channel, verifying the effectiveness and reliability of the system and saisfying value for the the requirements of the project. The design is easy to transplant and has a reference design of high-speed, multi-channel data transmission systems.
关 键 词:数据传输 串行器/解串器 现场可编程门阵列 高速
分 类 号:TN919.3[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222