基于HLS的雷达信号处理FPGA设计  被引量:4

在线阅读下载全文

作  者:凌元[1] 陈原[1] 

机构地区:[1]南京电子技术研究所,江苏省南京市210039

出  处:《电子技术与软件工程》2016年第22期109-110,共2页ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING

摘  要:现场可编程门阵列(Field Programmable Gate Array,FPGA)由于其强大的并行信号处理能力,在雷达实时信号处理方面得到广泛应用。本文介绍了高层次综合(High Level Synthesis,HLS)方法在雷达信号处理FPGA设计领域的开发流程及应用优势,相对于传统的设计方法,其具有开发效率高、测试验证简单、可重构等优点。以雷达信号处理中的矩阵自相关算法为例对比了HLS设计与传统开发方式,获得了几乎相同的性能,而开发时间缩短了75%以上。

关 键 词:HLS FPGA 矩阵自相关 

分 类 号:TN957.51[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象