检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]信息工程大学,河南郑州450001
出 处:《信息工程大学学报》2016年第5期593-596,共4页Journal of Information Engineering University
基 金:国家自然科学基金资助项目(41201477)
摘 要:介绍了一种TS201与FPGA通过高速链路口互联的方法,重点阐述了FPGA端收发模块的设计方案。该方案利用多级转换与状态机对模块结构进行了优化,并采用同步时钟与静态缓存有效解决了接收模块端链路时钟不连续的问题。仿真结果验证表明,设计的FPGA端收发模块,能实现符合链路口通信协议的数据传输。This paper studies the design and implementation of interconnection between TS201 DSP and FPGA. A scheme of FPGA node is proposed, which takes advantage of multilevel hierarchy and state machine to optimize the structure. In addition, a synchronous clock and static dual port syn- chronous RAMs are substituted for the discontinuous clock signal input at the receiver. Simulation results show that the FPGA node can ensure that the data transmission is in accordance with the LinkPort protocol.
分 类 号:TN919.5[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.142.219.125