基于链路口的TS201与FPGA互联设计  被引量:1

Design of Interconnection between TS201 DSP and FPGA Based on Link Ports

在线阅读下载全文

作  者:王韩[1] 孙红胜[1] 陈铖[1] 汪洋[1] 

机构地区:[1]信息工程大学,河南郑州450001

出  处:《信息工程大学学报》2016年第5期593-596,共4页Journal of Information Engineering University

基  金:国家自然科学基金资助项目(41201477)

摘  要:介绍了一种TS201与FPGA通过高速链路口互联的方法,重点阐述了FPGA端收发模块的设计方案。该方案利用多级转换与状态机对模块结构进行了优化,并采用同步时钟与静态缓存有效解决了接收模块端链路时钟不连续的问题。仿真结果验证表明,设计的FPGA端收发模块,能实现符合链路口通信协议的数据传输。This paper studies the design and implementation of interconnection between TS201 DSP and FPGA. A scheme of FPGA node is proposed, which takes advantage of multilevel hierarchy and state machine to optimize the structure. In addition, a synchronous clock and static dual port syn- chronous RAMs are substituted for the discontinuous clock signal input at the receiver. Simulation results show that the FPGA node can ensure that the data transmission is in accordance with the LinkPort protocol.

关 键 词:链路口 TS201 FPGA 

分 类 号:TN919.5[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象