低抖动时钟产生电路设计  被引量:2

Design of Low-jitter Clock Generation Circuit

在线阅读下载全文

作  者:江平[1] 叶宝盛[1] JIANG Ping YE Bao-sheng(No. 36 Research Institute of CETC,Jiaxing 314033,China)

机构地区:[1]中国电子科技集团公司电子第36研究所,嘉兴314033

出  处:《舰船电子对抗》2016年第5期117-120,共4页Shipboard Electronic Countermeasure

摘  要:相位噪声和抖动是考量周期信号性能最常用的2个指标。介绍了相位噪声和抖动的概念,详细分析了两者之间的联系,设计了一个低抖动的标频时钟模块,测试结果表明均方根(RMS)周期抖动≤250fs。Phase noise and jitter are two indexes to evaluate the performance of periodic signal. This paper introduces the conceptions of phase noise and jitter, analyzes the relation between them in detail,designs a clock module with standard low-jitter frequency. The test result indicates that the root mean square (RMS) periodic jitter isn't more than 250fs.

关 键 词:时钟模块 相位噪声 抖动 

分 类 号:TN431.1[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象