数字下变频DDC的设计与FPGA实现  被引量:3

Design of Digital Down Conversion and FPGA implementation

在线阅读下载全文

作  者:娄阳[1] 王中训[1] 高兴龙[1] 刘宝军[1] 

机构地区:[1]烟台大学光电信息科学技术学院,山东烟台264005

出  处:《中国集成电路》2017年第1期52-56,共5页China lntegrated Circuit

摘  要:本文以提高软件无线电中DSP的运算速度为目的,设计了高效的数字下变频系统,在得到有效信息的同时可以节省大量的运算、存储空间。本方案是基于FPGA设计的,详细介绍了数字下变频的各种滤波器的设计,包括CIC滤波器、HB滤波器、FIR滤波器,并编写verilog HDL程序实现各个模块,最后在FPGA中验证了设计的有效性、可行性。This article designs an efficient digital down conversion system, in order to improve the computing speed of DSP in software radio, which can save a lot of computing and storage space. This scheme is based on the design of FPGA, introduced the design of digital down conversion filter in detail, including CIC filter, HB filter, FIR filter. In the end, we carries out the design of the DDC and verified its feasibility.

关 键 词:数字下变频 FPGA CIC滤波器 HB滤波器 

分 类 号:TN791[电子电信—电路与系统] TN713

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象