高速低功耗饱和输出鉴频鉴相器的设计  

在线阅读下载全文

作  者:金牡丹 侯大志[2] 

机构地区:[1]91287部队 [2]海军装备技术研究所

出  处:《科技创新与应用》2017年第6期7-9,共3页Technology Innovation and Application

摘  要:文章介绍了一种高速低功耗饱和输出的鉴频鉴相器,该鉴频鉴相器在减小盲区的同时也降低了电路的功耗,而其饱和输出的性质加快了锁相环的锁定时间。电路设计基于SMIC 0.18um的混合信号工艺,后仿真结果表明该电路工作频率达到1.25Ghz,盲区与锁定过程中的功耗分别为文献[7]中设计的60%和80%,锁定时间为传统锁相环的69%。

关 键 词:高速 盲区 功耗 饱和输出 锁相环 

分 类 号:TN914.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象