检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科学院大学,北京100049 [2]中国科学院国家空间科学中心,北京100190
出 处:《电子设计工程》2017年第5期74-78,共5页Electronic Design Engineering
摘 要:本文提出了一种应用于L波段的锁相频率合成电路的设计方案。给出了基于PE3236芯片的锁相环电路设计方案。通过仿真验证和实验结果重点论述锁相环环路带宽与环路输出相位噪声和环路捕获时间之间的关系。实验结果表明,该方案可以被应用于导航接收机射频前端,该频率合成器电路性能稳定,满足实际应用需求。This paper presents a project design application for the L band frequency synthesizer. Also it propose the realized of the PLL circuit is based on PE3236.In order to satisfy the relation between the loop output phase noise,loop lock time andthe PLL loop width. The experiment and application show that this design can be applicative on the front-end satellite receiver navigation, also the frequency synthesizer has good performance, and appropriate for the actual requirement.
关 键 词:锁相环 频率合成器 环路带宽 相位噪声 捕获时间
分 类 号:TP302[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28