“萤火虫2号GPU”中像素cache的设计与实现  

Design and Implementation of the Pixel Cache in "Firefly 2nd GPU"

在线阅读下载全文

作  者:杨铮[1] 韩俊刚[1] 刘欢[1] 李卯良 

机构地区:[1]西安邮电大学计算机学院,陕西西安710121 [2]西安邮电大学电子工程学院,陕西西安710121

出  处:《微电子学与计算机》2017年第4期98-101,105,共5页Microelectronics & Computer

基  金:国家自然科学基金重点资助项目(61136002);教育部科学研究计划重点资助项目(2111180)

摘  要:为了提高"萤火虫2号GPU"中的指令和数据的传输速度,设计了一款连接段操作FOP模块、2D图像加速器与帧缓冲区之间的像素cache.它采用了最近最少使用(LRU)的替换算法和二路组相连的映射方式,成功地接收来自段操作和2D图像加速器发送的指令、数据以及地址,并且作为高速缓存将数据传递给存储管理器(MMU).In order to improve the speed of instructions and data transfer in "firefly 2nd GPU",we designed a pixel cache connect the FOP,2Dgraphics accelerator and frame buffers.It uses the LRU algorithm and two ways group connected mapping mode,successfully received from FOP and 2Dgraphics accelerator sends instructions,datas,and address,as well as send them to Storage Manager(MMU).

关 键 词:GPU 像素cache LRU 二路组相连映射 

分 类 号:TP302.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象