检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:孟煦[1] 林福江[1] MENG Xu LIN Fujiang(Department of Electronic Science and Technology, University of Science and Technology of China, Hefei 230027, P. R. Chin)
机构地区:[1]中国科学技术大学电子科学与技术系,合肥230027
出 处:《微电子学》2017年第2期191-194,共4页Microelectronics
摘 要:提出了一种基于谐波注入锁定数控环形振荡器的时钟产生电路。采用注入锁定技术,极大地抑制了环形振荡器的相位噪声。在频率调谐环路关断的情况下,数控式振荡器可以正常工作,与需要一直工作的锁相环相比,大大节省了功耗。分析了电路的参考杂散性能。在65nm CMOS工艺下进行流片测试,芯片的面积约为0.2mm^2。测试结果表明,设计的时钟产生电路工作在600MHz时,1MHz频偏处的相位噪声为-132dBc/Hz,在1V的电源电压下仅消耗了5mA的电流。A low power,low noise clock generator based on sub-harmonic injection-locked digitally controlled ring oscillator(SILDRO)was proposed.By employing the injection locking technique,the phase noise of the ring oscillator had been greatly suppressed.Digitally controlled ring oscillator kept working properly when the frequency tuning loop was turned off,so the power consumption was greatly saved compared with that of the normal PLL whose loop needed to be always on.Spur performance had been analyzed.Fabricated in 65 nm CMOS technology,the die area was about 0.2mm^2.Measurement result showed the SILDRO based clock generator achieved a phase noise performance of-132dBc/Hz@ 1 MHz when working at 600 MHz,and it consumed only 5 mA current at1 Vsupply.
关 键 词:谐波 注入锁定振荡器 数控振荡器 时钟产生电路 锁相环
分 类 号:TN432[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222