检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:孙雅芃 谢正章 赵慧冬[2,3] 乔树山[2,3] 黑勇[2,3] 张福海[1]
机构地区:[1]南开大学电子信息与光学工程学院,天津300350 [2]中国科学院微电子研究所,北京100029 [3]中国科学院大学,北京100049
出 处:《微电子学与计算机》2017年第6期49-53,共5页Microelectronics & Computer
基 金:国家自然科学基金项目(61306025;61474135)
摘 要:设计了一种应用于低功耗领域的基于相对延时比模型的全数字时钟生成器,解决了环形振荡器产生振荡周期受到工艺偏差、环境温度偏移和供电电压抖动等因素影响的问题.该时钟生成器由相对延时比生成器、映射译码单元和数字控制振荡器组成.一款10~40 MHz频率可调节的全数字时钟电路生成器基于smic180nm CMOS工艺库,整个芯片面积(除IO pad)为1.02mm^2.测试结果表明,当目标频率设定为25 MHz,在供电电压在1.6~2V,环境温度在0~80℃变化时,该时钟生成器的最大输出频率误差为3%,输出时钟相位噪声在1 MHz频偏处为-114.82dBc/Hz,具有良好的频率稳定性.Using the relative delay ratio modeling, an all-digital clock generator which is used for low power applications is proposed. It overcomes the effects of process, voltage and temperature (PVT) variations. The clock generator is composed of delay ratio evaluator, mapper block and digitally controlled oscillator. A 10 ~ 40MHz adjustable clock generator is implemented in stoic 180nm CMOS technology with 1.02mm^2 (excluding IO pad). The measured results show that the worst output frequency error is less than 3% at 25MHz, with 1. 6~2V supply voltage, 0~80℃ temperature variation. The phase noise of output clock is -114. 82dBc/Hz at 1MHz offset with high stability performance.
分 类 号:TN492[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117