基于FPGA的可重配置视频缩放系统设计  被引量:6

Design of Reconfigurable Video Scaling Systems Based on FPGA

在线阅读下载全文

作  者:罗振[1] 唐清善[1] 陈凯[1] 黎欢[1] 单威武 

机构地区:[1]长沙理工大学物理与电子科学学院,湖南长沙410004

出  处:《电子科技》2017年第7期83-86,共4页Electronic Science and Technology

摘  要:针对目前视频图像缩放领域对实时性以及可重配置功能的需求,提出并设计了一种基于FPGA的可重配置视频缩放系统。设计采用双线性插值算法,以及时钟动态重配置技术,能够满足1 080 p分辨率高清视频的实时缩放,并能通过串口实现时钟的动态配置,达到实时切换输出分辨率的目的。In view of the demand for real - time and propose and design a reconfiguration video scaling system clock dynamic time switch of reconfignration technology are employed to reconfiguration function in current video image scaling, we based on FPGA. The bilinear interpolation algorithm and achieve the real - time scaling of 1 080p video and real - output resolution by serial clock dynamic configuration

关 键 词:双线性插值 高清视频 动态重配置 实时切换分辨率 

分 类 号:TN919.8[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象