一种降抖动的位同步环路设计与实现  被引量:2

Design and implementation of a symbol synchronization loop to reduce timing jitter

在线阅读下载全文

作  者:张盼[1] 钟升[1] 张琦[1] 杨恒[2] ZHANG Pan ZHONG Sheng ZHANG Qi YANG Heng(Xi' an Microelectronics Technology Institute, Xi' an 710054, China Xi'an Communication Insititutes, Xi'an 710106, China)

机构地区:[1]西安微电子技术研究所,陕西西安710054 [2]西安通信学院,陕西西安710106

出  处:《电子设计工程》2017年第12期138-142,共5页Electronic Design Engineering

摘  要:针对通信系统中位定时环路自噪声过大的问题,改进了传统Gardner位同步环路,采用改进型Gardner算法与PSO算法优化的预滤波器相结合的方式,从定时误差检测和波形预处理两方面有效抑制了环路的定时误差抖动,提升了环路收敛速度。通过算法仿真,验证了该改进环路的正确性和有效性;通过FPGA验证,表明了该环路的可实现性和良好的工程应用价值。To reduce the self-noise of the symbol timing synchronization loop in a communication system , an improvement of the symbol synchronization loop based on the traditional Gardner algorithm is proposed, using modified Gardner algorithm and optimized prefilter by PSO algorithm to effectively suppress the timing jitter and quicken the convergence rate. The correctness and effectiveness of the improved algorithm is verified by the simulation , and the verification on FPGA indicates that it has a great value in engineering application.

关 键 词:位同步环路 改进型Gardner算法 PSO算法 定时误差抖动 

分 类 号:TN919.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象