针对粗粒度可重构处理器的通用循环编译技术  

A General Loop-Compiling Technique for Course-Grained Reconfigurable Processor

在线阅读下载全文

作  者:金晟[1] 赵仲元[1] 绳伟光[1] 何卫锋[1] 

机构地区:[1]上海交通大学电子信息与电气工程学院,上海200240

出  处:《微电子学与计算机》2017年第7期42-45,共4页Microelectronics & Computer

基  金:国家高技术研究发展计划(SS2012A011702);国家自然科学基金项目(61201059)

摘  要:粗粒度可重构处理器结合了高性能和高灵活性的优点,但是现有编译技术难以处理不定长循环和非完美循环.本文分别针对不定长循环和非完美循环提出了高效的编译技术,使得编译器可以处理通用形式的循环且均可以充分利用可重构处理器的计算能力.Coarsegrained reconfigurable processor combines the advantages of high performance and high flexibility, but the existing compiler technology is difficult to deal with variable-length loops and imperfect loops. In this paper, we propose an efficient compilation technique for variable-length loops and imperfect loops, so that the compiler can deal with the general form of loops and can make full use of the reconfigurable processor computing power.

关 键 词:可重构处理器 不定长循环 非完美循环 编译技术 

分 类 号:TP314[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象