检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]山西职业技术学院电子信息工程系,太原030006 [2]太原理工大学机械工程学院,太原030024 [3]太原理工大学矿业工程学院,太原030024
出 处:《电子器件》2017年第3期626-630,共5页Chinese Journal of Electron Devices
基 金:国家自然科学基金青年科学基金项目(61303207);教育部2012年高等学校博士学科点专项科研基金联合课题项目(20121402120020);山西省科学技术发展项目工业部分(20120321024-01)
摘 要:依据ATA6协议,在FPGA上设计对IDE硬盘的控制模块,同时使用Xilinx的多端口内存控制器MPMC IP核,实现能够访问外部DDR2_SDRAM的NPI接口控制器。在此基础上,利用嵌入式FPGA开发环境,设计顶层控制IP核,完成硬盘控制器与NPI接口的有效衔接。在Micro Blaze的控制下,数据在硬盘与DDR2_SDRAM之间直接高速传输,实现了高性能DMA控制器的功能,从而提高了主机CPU利用率。设计在Xilinx的XUPV5_LX110T开发平台得到了验证。According to ATA6 protocol,the control module to IDE hard disk is achieved on FPGA,and using the MPMC IP core of Xilinx,the NPI interface controller is designed that can access the external DDR2_SDRAM.Utilizing embedded FPGA development environment and designing top control IP cores,the effective connection between hard disk controller and NPI interface is completed.Then direct fast data transmission between hard disk and DDR2_SDRAM is implemented under Micro Blaze control.Implementing the high-performance DMA Controller,increasing the host’s CPU utilization,the design is verified on Xilinx XUPV5_LX110T development platform.
分 类 号:TP319[自动化与计算机技术—计算机软件与理论]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.209