检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]航空工业西安航空计算技术研究所,陕西西安710068
出 处:《航空计算技术》2017年第6期109-111,共3页Aeronautical Computing Technique
基 金:航空科学基金项目资助(20101931004)
摘 要:锁相环作为FPGA内部重要的资源,已经广泛应用于各种系统中。首先介绍FPGA内部的时钟资源数字时钟管理器(DCM)和锁相环(PLL),随后采用FPGA逻辑调用PFGA内部PLL核,对锁相环的设计方法进行了探讨,最终通过示波器进行验证。同时,系统逻辑设计滤波,可以对输出时钟进行滤波,降低系统时钟抖动。系统具有一定的移植性,为系统调用PLL核提供一种方法。Phase-locked loop(PLL) is widely used in many system,it is an important resource in FPGA. This paper mainly introduce the clock resource in PFGA : Digital Clock Management (DCM) and Phase - locked loop(PLL). Simultaneity, the transfer of inner PLL core in FPGA is introduced. The logic filter is combined in PLL system, thus the output clock signal has low dithering. This method can be used in many system, and it can provide a way to transfer the PLL core.
分 类 号:TN911.8[电子电信—通信与信息系统] TN702[电子电信—信息与通信工程]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222