基于FPGA的低抖动时钟锁相环设计方法  被引量:2

Implementation of Calling PLL with Low Dithering Based on FPGA

在线阅读下载全文

作  者:安书董 李明[1] 王宛人 吴波[1] 索晓杰 

机构地区:[1]航空工业西安航空计算技术研究所,陕西西安710068

出  处:《航空计算技术》2017年第6期109-111,共3页Aeronautical Computing Technique

基  金:航空科学基金项目资助(20101931004)

摘  要:锁相环作为FPGA内部重要的资源,已经广泛应用于各种系统中。首先介绍FPGA内部的时钟资源数字时钟管理器(DCM)和锁相环(PLL),随后采用FPGA逻辑调用PFGA内部PLL核,对锁相环的设计方法进行了探讨,最终通过示波器进行验证。同时,系统逻辑设计滤波,可以对输出时钟进行滤波,降低系统时钟抖动。系统具有一定的移植性,为系统调用PLL核提供一种方法。Phase-locked loop(PLL) is widely used in many system,it is an important resource in FPGA. This paper mainly introduce the clock resource in PFGA : Digital Clock Management (DCM) and Phase - locked loop(PLL). Simultaneity, the transfer of inner PLL core in FPGA is introduced. The logic filter is combined in PLL system, thus the output clock signal has low dithering. This method can be used in many system, and it can provide a way to transfer the PLL core.

关 键 词:锁相环 数字时钟管理器 FPGA 可移植性 

分 类 号:TN911.8[电子电信—通信与信息系统] TN702[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象